ETRAX CRIS

Ir a: navegación, búsqueda de

El ETRAX CRIS es una serie de CPU diseñado y fabricado por Axis Communications para su uso en sistemas embebidos desde 1993.[1] El nombre es un acrónimo características de la viruta: Ethernet, Token Ring, eje - código de conjunto de instrucciones reducido. Token ring apoyo ha sido sacado de las últimas fichas como se ha vuelto obsoleto.

Contenido

  • 1 Tipos de fichas
    • 1.1 ETRAX
    • 1.2 ETRAX 100LX
    • 1.3 ETRAX 100LX MCM
    • 1.4 ETRAX FS
  • 2 Herramientas de desarrollo
    • 2.1 Software
    • 2.2 Hardware
  • 3 Referencias
  • 4 Enlaces externos

Tipos de fichas

El TGA-1, desarrollado en 1986, era un transceptor de comunicaciones para el AS / 400 arquitectura.

El CGA-1 era sólo una mejora del rendimiento sobre el TGA-1.

ETRAX

En 1993, mediante la introducción de 10 Mbit/s Ethernet y Token Ring controladores, el nombre ETRAX nació.

El ETRAX-4 tuvo mejor rendimiento que los modelos anteriores, junto con un SCSI controlador.

El ETRAX 100 dispone de un controlador de Ethernet 10/100 Mbit/s (de ahí el nombre), junto con ATA y Wide SCSI apoyo.

ETRAX 100LX

En el año 2000, el diseño de 100LX ETRAX agregó un MMU, así como USB, serie síncrono y SDRAM apoyar y aumentó el rendimiento de la CPU hasta 100 MIPS. Puesto que tiene una MMU, puede funcionar el Kernel de Linux sin modificaciones.

Características principales:

  • Un 32-bit RISC Núcleo de CPU
  • 10/100 Mbit/s Ethernet controlador
  • 4 asincrónica puertos seriales
  • 2 síncrono puertos seriales
  • 2 puertos USB
  • 2 puertos paralelos
  • 4 puertos ATA (IDE)
  • 2 puertos SCSI estrecho (o 1 nivel)
  • Soporte para SDRAM, Flash, EEPROM, SRAM

El dispositivo viene en un 256-pin Plástico Ball Grid Array Usos y paquete (PBGA) 350 mW energía (típica).

ETRAX 100LX MCM

Esto sistema-en-un-chip es un ETRAX 100LX plus memoria Flash, SDRAMy un Ethernet PHYceiver. Hubo dos versiones comercializadas: el MCM 100LX ETRAX 2 + 8 (2 MB flash, de 8 MB SDRAM) y el ETRAX MCM 4-16 (4 MB flash, de 16 MB SDRAM).

ETRAX FS

Diseñado en el año 2005 y con soporte completo de Linux 2.6, este chip GPS Características:

  • UN 200 MIPS, 32-bit RISC con etapa 5 tubería CRIS CPU core con 16 kB de datos y la instrucción de 16 kB caché y un MMU.
  • Dos controladores de 10/100 Ethernet Mbit/s.
  • Crypto accelerator, apoyando AES, DES, Triple DES, SHA-1 y MD5.
  • en-chip RAM de 128 kB
  • A microprogrammable Procesador de E/S, apoyando PC-tarjetaCardBus, PCI, host USB FS/HS, dispositivo USB FS, ATA y SCSI.

El dispositivo viene en un envase de plástico Ball Grid Array 256 pines y utiliza 465 energía de MW (típico).

Herramientas de desarrollo

Software

A SDK (junto con un compilador cruzado) es proporcionado por eje en el desarrollo del sitio.

Hardware

Un zorro tablero LX 4 + 16. Tenga en cuenta los puertos Ethernet, USB y DC.
Elphel Cámara de red reconfigurable. Basado en CPU Etrax FS y Xilinx Spartan 3e FPGA

Varios fabricantes de hardware ofrecen "tableros de desarrollador": un placa de circuito con un chip ETRAX y todos los puertos de la entrada-salida necesarios para desarrollar aplicaciones (o incluso desplegar). Estos incluyen:[2]

  • Junta de eje comunicaciones eje 82 Desarrollador
  • PC Linux embebido de ipcas
  • Tablero de FOX ACME Systems'
  • Elphel Cámara de red reconfigurable basada en Etrax FS y Xilinx Spartan 3e FPGA
  • Free2moveel sistema Linux encajado
  • Rcotel Corporationde ordenador Linux monoplaca
  • DSP / de FPGA unidad de control industrial
  • Sistemas de control remoto BBDevice.com

Referencias

  1. ^ Axis.com - historia del desarrollo eje Chip[link muerto]
  2. ^ "Showroom @". Developer.Axis.com. 2009-04-09.

Enlaces externos

  • Página de inicio
  • Wiki de desarrolladores

Otras Páginas

Obtenido de"https://en.copro.org/w/index.php?title=ETRAX_CRIS&oldid=580822462"