Tensilica

Ir a: navegación, búsqueda de
Tensilica Inc.
Tipo Filial
Industria Núcleo de propiedad intelectual del semiconductor
Fundada 1997
Sede San Jose, California
Personas clave Chris Rowen, Jack Guedj, Martin Lund
Productos Microprocesadores, audio de alta fidelidad, núcleos de DSP
Sitio web IP.Cadence.com

Tensilica era una empresa con sede en Silicon Valley En núcleo de propiedad intelectual del semiconductor negocio. Ahora es una parte de Cadence Design Systems. Su procesadores de dataplane (DPUs) unir los puntos fuertes de CPU y DSPs y lógica personalizada con 10 × 100 × el rendimiento, haciéndolas adecuadas para las tareas de procesamiento de datos intensivo.

La marca Tensilica es mejor conocida por su personalizables microprocesador núcleo, el Xtensa procesador configurable. Otros productos incluyen: HiFi audio/voz DSPs con una biblioteca de software de más de 125 códecs de cadencia y más de 55 socios de software; IVP Imagen/Video DSP, diseñado para manejar complejos algoritmos en la visión de imágenes, video y computadora; y ConnX familia de baseband DSPs que van desde el doble-MAC ConnX D2 hasta el 64-MAC ConnX BBE64EP.

Tensilica fue fundada en 1997 por Chris Rowen (uno de los fundadores de MIPS Technologies) y al principio estaba formada por antiguos empleados de varias otra procesador de Silicon Valley y automatización de diseño electrónico empresas. Se utiliza el Conjunto de instrucciones MIPSy empleados Earl Killian como arquitecto de software jefe durante varios años.[1] El 11 de marzo de 2013, Cadence Design Systems anunció su intención de comprar Tensilica por aproximadamente $ 380 millones en efectivo.[2] Cadencia completó la adquisición en abril del de 2013, con un desembolso en efectivo al cierre de aproximadamente $ 326 millones. El equipo de Tensilica, liderado por Jack Guedj, informa a Martin Lund, quien es vicepresidente senior de la cadencia de su grupo de IP.[3]

Contenido

  • 1 Productos Tensilica cadencia
    • 1.1 Xtensa corazones configurables
      • 1.1.1 Conjunto de instrucciones Xtensa
      • 1.1.2 Adopción
    • 1.2 HiFi Audio y voz IP DSP
      • 1.2.1 Adopción
  • 2 Historia
  • 3 Nombre de la empresa
  • 4 Referencias
  • 5 Enlaces externos

Productos Tensilica cadencia

Cadencia Tensilica desarrolla SIP bloques para ser incluidos en el muere de los productos de su licenciatario, tales como Sistema en un chips para sistemas embebidos, particularmente en el móvil, casa de entretenimiento, información y comunicaciones.

Xtensa corazones configurables

Una Xtensa DPU (unidad de procesamiento de datos plano) puede ser empleado como cualquier cosa, desde un pequeño, bajo consumo de energía menos memoria caché microcontrolador para un alto rendimiento 16-vías SIMD, 3-tema VLIW DSP núcleo.

Proveedores de procesador IP como Tensilica típicamente ofrecen sus licenciatarios la elección entre muchos de los detalles de implementación del core IP: tamaño de la caché, ancho de bus de procesador, datos e instrucción RAMs, gestión de memoria y control de interrupción. Sin embargo, arquitectura de cadencia Xtensa ofrece una clave distinguir característica, un personalizables por el usuario conjunto de instrucciones.

Utilizando las herramientas de personalización suministrado, los clientes pueden ampliar la instrucción base Xtensa ajustar agregando nuevas instrucciones definidas por el usuario. Las extensiones pueden incluir SIMD instrucciones, nuevos archivos de registro y datos adicionales de transferencia interfaces de comunicación multiprocesador. Después de la configuración del procesador final está hecha y enviada, servicio de generador de cadencia procesador construye la configuración IP Xtensa núcleo, kit de diseño del procesador y kit de desarrollo de software. Este proceso es altamente automatizado para que los diseñadores pueden experimentar rápidamente con adiciones de instrucción diferentes, prueba las mejoras de rendimiento y potencia ventajas y desventajas de las distintas alternativas.

El kit procesador contiene elementos necesarios para integrar la dirección IP configurada en el entorno del cliente chip Diseño: Descripción de la base hardware (en synthesizeable RTL o forma posterior distribución física), sincronización y I/O restricciones, requisitos de tecnología específica carneros/caches/FIFOs. El kit de software se basa en la Eclipse-base entorno de desarrollo integradoy utiliza un GNU Compiler Collection-derivados herramienta-cadena: compilador C/C++, ensamblador, enlazador, depurador. Una instrucción set simulador permite a los clientes para comenzar el desarrollo de aplicaciones antes de hardware real esté disponible.

Conjunto de instrucciones Xtensa

El Xtensa conjunto de instrucciones está diseñado para satisfacer las diversas necesidades de procesamiento dataplane. Esta arquitectura de 32 bits ofrece una instrucción compacta 16 y 24 bits con conmutación no modal para el rendimiento y la potencia máxima eficiencia. El conjunto de instrucciones base dispone de 80 RISC instrucciones e incluye un 32-bit ALU, hasta 64 32 bits registrosy seis registros especiales. Con este conjunto de instrucciones, usted puede esperar las reducciones de tamaño significativo código que resultan en una densidad de código y mejor disipación de energía.


Adopción

Decodificador de Video unificado se basa en Xtensa.

HiFi Audio y voz IP DSP

  • HiFi Mini Audio DSP — Nuestra energía más pequeño, más bajo núcleo DSP para escuchar siempre gatillo y voz reconocimiento de voz
  • HiFi 2 Audio DSP — Este núcleo DSP altamente eficiente proporciona el menor poder MP3 de procesamiento de audio
  • HiFi EP Audio DSP — Un superconjunto de HiFi 2 con optimizaciones avanzadas para DTS Master Audio, voz mejorada pre y postprocesado y subsistema de memoria caché mejorada
  • HiFi 3 Audio DSP — Procesamiento completo de 32 bits hace este DSP súper eficiente para muchos de los algoritmos de mejoramiento de audio, códecs de voz de banda ancha y de audio multicanal

Adopción

AMD TrueAudio, encontrado por ejemplo en el PlayStation 4, en APUs escritorio "Kaveri" y en un muy pocas de las tarjetas gráficas de AMD, se basa en la cadencia Tensilica HiFi EP Audio DSP.

Historia

  • En 1997 Tensilica fue fundado por Chris Rowen.
  • En el año 2002 Tensilica liberado soporte para codificaciones de instrucción flexible de longitud, conocidas como FLIX.
  • En 2013 Cadence Design Systems Tensilica adquirida.

Nombre de la empresa

La marca Tensilica proviene de una combinación de la palabra resistencia a la tracción, significado capaz de ser extendido y la palabra silicio, el elemento del cual Circuitos integrados se realizan principalmente.

Referencias

  1. ^ "Consejo técnico". Estiramiento. 2010-11-26. 2010-11-26. "Earl... Él es el ex arquitecto jefe de la división Tensilica y Silicon Graphics MIPS,..."
  2. ^ "Cadencia para adquirir Tensilica."
  3. ^ Fuente: https://IP.Cadence.com/news/432/330/Cadence-Reports-First-Quarter-2013-Financial-Results-and-completes-Acquisition-of-Tensilica

Enlaces externos

  • Sitio web oficial
  • Linux en Xtensa
  • Cadencia para adquirir Tensilica

Otras Páginas

Obtenido de"https://en.copro.org/w/index.php?title=Tensilica&oldid=616303885"